国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

三星計劃在2027年1.4nm工藝用上BSPDN背面供電技術

發布時間:2023-8-16 09:21    發布者:eechina
關鍵詞: 三星 , 1.4nm , BSPDN , 背面供電
來源:IT之家

據 ETNews,三星電子代工部門首席技術官 Jung Ki-tae Jung 在最近舉辦的論壇上宣布“我們計劃在 2027 年將 BSPDN 應用于 1.4 nm 工藝”。

背部供電(BSPDN)技術是一項應用于先進半導體的創新技術,旨在更好地挖掘晶圓背面空間的潛力,但至今仍未在全球范圍內實施。這也是三星電子首次披露其 BSPDN 開發進程。

雖然目前半導體行業已不再使用柵極長度和金屬半節距來為技術節點進行系統命名,但毫無疑問目前的工藝技術也是數字越小越先進。

隨著半導體工藝微縮路線不斷地向前發展,集成電路電路與電路間的距離也不斷縮窄,從而對彼此產生干擾,而 BSPDN 技術則可以克服這一限制,這是因為我們可以利用晶圓背面來構建供電路線,以分隔電路和電源空間。

不僅是三星電子,臺積電和英特爾等廠商也在積極尋求技術突破,而且目前日本東京電子(TEL)和奧地利 EV Group(EVG)正在提供 BSPDN 實施設備。

目前來看,英特爾的背面供電技術名為 PowerVia,旨在降低功耗、提升效率和性能,而接下來的 Intel 20A 將是英特爾首個采用 PowerVia 技術及 RibbonFET 全環繞柵極晶體管的節點,預計將于 2024 年上半年準備就緒,并將應用于未來量產的 Arrow Lake 平臺(IT之家注:有概率延期),目前正在晶圓廠啟動步進(First Stepping)。

除此之外,臺積電也計劃在 2nm 以下工藝中應用類似技術,目標預計在 2026 年之前實現。

三星電子 BSPDN 技術目標是在 2027 年應用于 1.4nm 工藝,但根據市場需求可能會延后。

三星電子相關人士表示:“采用背面供電技術的半導體的量產時間可能會根據客戶的日程安排而改變。”三星電子目標是在 2025 年量產 2nm 工藝,先于 1.4nm 工藝。據稱,三星目前正在對背面供電技術的應用進行客戶需求調查。
本文地址:http://www.4huy16.com/thread-835610-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 電動兩輪車設計生態系統
  • Microchip第22屆中國技術精英年會——采訪篇
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表