国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

MathWorks在 FPGA 和ASIC上實現自動化視覺系統設計

發布時間:2020-2-27 15:42    發布者:eechina
關鍵詞: MATLAB , Simulink , 視覺系統 , FPGA
Vision HDL Toolbox 自動生成經過 FPGA 驗證的代碼,適用于高達 8k 分辨率的幀尺寸和高幀率視頻

MathWorks今天宣布,隨著 2019b 發行版的 MATLAB 和 Simulink 產品系列最近上市,Vision HDL Toolbox提供對在 FPGA 上處理高幀率 (HFR) 和高分辨率視頻的原生多像素流處理支持。視頻、圖像處理和 FPGA 設計工程師在處理 240fps 或更高分辨率的 4k 或 8k 視頻時可以加快權衡表現和實現的探索和仿真速度。

為幫助實時處理工業檢測、醫學成像以及情報、監控、和偵察 (ISR) 等應用中的高分辨率和 HFR 視頻而設計 FPGA 的工程師面臨挑戰,力爭達到吞吐量、資源利用率和功耗等目標。Vision HDL Toolbox 提供可以并行處理 4 或 8 像素的模塊,底層硬件實現自動進行更新,以通過指定的并行性支持仿真和代碼生成。這種能力可幫助硬件工程師與圖像和視頻處理工程師合作,在較高的抽象級別上探索和仿真視覺處理硬件表現。向此設計工作流程中添加 HDL Coder,工程師可以直接從他們已驗證的高層次模型生成可合成、獨立于目標的優化 VHDLVerilog 代碼。

“在 FPGA、ASIC 和 SoC 設備上實現視覺處理算法需要在吞吐量和資源利用率之間巧妙地權衡,4k、8k 和高幀率視頻成倍地擴大這一挑戰。”MathWorks 的首席產品營銷經理 Jack Erickson 說,“探索解決方案空間和在較高的抽象級別上仿真,可幫助工程師在致力于寄存器傳送級 (RTL) 之前更快速地在架構上收斂。Vision HDL Toolbox 及其原生的每時鐘多像素 (multi-pixel-per-clock) 處理自動實現所有細節,使工程師能夠專心開發滿足其要求的硬件算法。”
Vision HDL Toolbox 為在 FPGA、ASIC 和 SoC 設備上進行視覺系統設計和實現提供了像素流處理算法。它提供一個設計架構,可支持各類接口類型、幀尺寸和幀率。該工具箱中的視頻和圖像處理算法對硬件實現進行建模,包括延遲、控制信號和行緩沖區。

該工具箱算法旨在生成 VHDL 和 Verilog(使用 HDL Coder)的可讀取、可合成的代碼。生成的 HDL 代碼是經過 FPGA 驗證的,適用于高達 8k 分辨率的幀尺寸和 HFR 視頻。

Vision HDL Toolbox R2019b 現已在全球上市。要了解更多信息,請訪問:mathworks.com/products/vision-hdl。


圖示:Vision HDL Toolbox有助于快速探索每個時鐘處理1、4或8像素。©MathWorks


本文地址:http://www.4huy16.com/thread-578126-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 電動兩輪車設計生態系統
  • 常見深度學習模型介紹及應用培訓教程
  • Microchip第22屆中國技術精英年會——采訪篇
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表