国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

Cadence 發布面向 TSMC 3nm 工藝的 112G-ELR SerDes IP 展示

發布時間:2023-5-19 17:58    發布者:eechina
關鍵詞: 3nm , N3E , SerDes
3nm 時代來臨了!Cadence 在 2023 年 TSMC 北美技術研討會期間發布了面向臺積電 3nm 工藝(N3E)的 112G 超長距離(112G-ELR)SerDes IP 展示,這是 Cadence 112G-ELR SerDes IP 系列產品的新成員。在后摩爾時代的趨勢下,FinFET 晶體管的體積在 TSMC 3nm 工藝下進一步縮小,進一步采用系統級封裝設計(SiP)。通過結合工藝技術的優勢與 Cadence 業界領先的數字信號處理(DSP)SerDes 架構,全新的 112G-ELR SerDes IP 可以支持 45dB 插入損耗,擁有卓越的功耗、性能、面積(PPA)指標,是超大規模 ASICs,人工智能/機器學習(AI/ML)加速器,交換矩陣片上系統(SoCs)和 5G 基礎設施應用的理想選擇。


Cadence 112G-ELR SerDes 在 TSMC 3nm 工藝環境下的眼圖(106.25 Gbps PAM4)

ELR SerDes PHY 符合 IEEE 和 OIF 長距離(LR)標準,在基礎規格之外提供了額外的性能裕度。上方圖片展示了三個張大的眼圖,它們在 PAM4 模式下具有良好的對稱性,將四個信號電平分開。3nm 演示展示了 E-10 級的卓越誤碼率(BER)性能以及 39dB bump 間通道,與 28dB Ball 間插損誤碼率小于 1E-4 的標準規格相比提供了充足的性能余量。


TSMC 3nm 工藝環境下的 Cadence 112G-ELR SerDes 測試板

112G-ELR SerDes IP 同時支持中距離(MR)和超短距離(VSR)應用,實現不同信道更靈活的功耗節省。NRZ 和 PAM4 信號下的數據傳輸速率從 1G 到 112G,實現背板,直連線纜(DAC),芯片間以及芯片到模塊的可靠高速數據傳輸。

SerDes IP 采用領先的基于 DSP 的架構,通過最大可能性序列檢測(MLSD)和反射抵消技術實現損耗及反射信道的系統穩定。MLSD 技術可以優化 BER,提供更強大的突發性錯誤處理能力。通過專有的實現技術,Cadence 能確保 MLSD 的功耗開銷最小。反射消除技術消除了具有實際走線和連接器的產品環境中的雜散、遠距離反射,從而提供穩健的 BER 結果。

3nm 工藝下的 Cadence 112G-ELR SerDes 解決方案進一步強化了我們在高性能互聯 IP 領域的領導力,是大規模數據中心的理想選擇,客戶也可以從 TSMC 的 3nm 工藝中獲得更顯著的功耗和性能優化,是目前在 PPA 和晶體管領域最先進的技術。

如需了解更多 112-ELR SerDes 的相關內容,請訪問:https://www.cadence.com/en_US/ho ... lr-pam4-serdes.html

本文地址:http://www.4huy16.com/thread-822643-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 電動兩輪車設計生態系統
  • 常見深度學習模型介紹及應用培訓教程
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表