国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

用于高速ADC的串行接口

發布時間:2011-11-2 10:15    發布者:李寬
關鍵詞: ADC , LVDS
對于高速數據轉換器的串行接口來說,目前有兩種選擇:第一種選擇是串行時鐘-數據-幀(CDF)接口,該接口整合了串行化LVDS(低壓差分信號)數據流以及差分時鐘和幀時鐘,其中差分時鐘用于準確地收集數據,幀時鐘用于建立數據采樣的邊沿。第二種選擇是采用JESD204標準,在該標準中,時鐘嵌入到Gbps級高速雙線串行數據流中。這兩種接口均有各自的優缺點。由于用來驅動高速JESD204接口的電流模式邏輯對(CML)需要較大的功率,所以串行LVDS是實現功率較低且有大量通道的便攜式設計的首選。但是在串行LVDS不適用的場合,JESD204接口就可以發揮作用。

串行LVDS的優勢

串行LVDS輸出格式減少了ADCFPGA之間所需的數字I/O數量,節省了FPGA引腳、電路板面積和成本。此外,通過在數據轉換器上采用串行接口,數據轉換器所需的引腳數量也大大減少了,從而可實現尺寸小得多的封裝尺寸。這種優勢在有多通道的設計中得到了充分的顯現。采用串行LVDS接口還是采用并行接口則取決于應用能否承受較大的功耗,以及FPGA是否有能力處理高速數據流。LTC2195是一款16位、125Msps雙通道ADC,具串行LVDS輸出,每通道功耗僅為216mW。不過,與使用雙通道并行輸出版本LTC2185(參見圖1中的完整產品系列圖)相比,串行LVDS接口每通道多消耗31mW功率。這個16位高速ADC系列提供了卓越的76.8dB基帶SNR性能以及90dB SFDR,同時在使用1.8V電源時,功耗非常低。


就高速ADC而言,協調數據時鐘、幀時鐘和數據時,通常發送器和接收器均需要一個鎖相環(PLL),以正確協調數據時鐘。在GHz速率時,這種協調非常困難,而且數據傳輸速率主要受到接收器的限制。所以,在高于1GHz時,一般不采用這種6線串行發送方法,從而限制了ADC的速率或說限制了ADC的分辨率。

下載全文:

用于高速ADC的串行接口.pdf (2.66 MB)
本文地址:http://www.4huy16.com/thread-78539-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 常見深度學習模型介紹及應用培訓教程
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會上海首站開幕
  • Microchip第22屆中國技術精英年會——采訪篇
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表