国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

快點PCB原創∣詳解信號邏輯電平標準

發布時間:2016-9-9 11:04    發布者:mwkjhl
關鍵詞: 快點PCB
快點PCB大神水一般的男子(行業沉淀20余年,前華為研發部技術高管)在之前已經分享了SI問題之反射、過沖、下沖、振鈴、串擾、損耗等干貨。
做SI仿真分析呢,首先需要了解SI問題的基礎理論,掌握SI反射、串擾、損耗的成因,然后對于仿真波形需要掌握判斷標準,這就需要知曉信號邏輯電平標準的知識了。


      信號的邏輯電平經歷了從單端信號到差分信號、從低速信號到高速信號的發展過程。最基本的單端信號邏輯電平為CMOS、TTL,在此基礎上隨著電壓擺幅的降低,出現LVCMOS、LVTTL等邏輯電平,隨著信號速率的提升又出現ECL、PECL、LVPECL、LVDS、CML等差分信號邏輯電平。
1.信號邏輯電平參數概念定義
邏輯電平是指數字信號電壓的高、低電平,相關參數定義如下:
(1)輸入高電平門限Vih保證邏輯門的輸入為高電平時所允許的最小輸入高電平,當輸入電平高于Vih時,則認為輸入電平為高電平;
(2)輸入低電平門限Vil:保證邏輯門的輸入為低電平時所允許的最大輸入低電平,當輸入電平低于Vil時,則認為輸入電平為低電平;
(3)輸出高電平門限Voh:保證邏輯門的輸出為高電平時的輸出電平的最小值,邏輯門的輸出為高電平時的電平值都必須大于此Voh;
(4)輸出低電平門限Vol:保證邏輯門的輸出為低電平時的輸出電平的最大值,邏輯門的輸出為低電平時的電平值都必須小于此Vol;
(5)閾值電平Vt:數字電路芯片都存在一個閾值電平,就是電路剛剛勉強能翻轉動作時的電平。它是一個介于Vil、Vih之間的電壓值;對于CMOS電路的閾值電平,基本上是二分之一的電源電壓值,但要保證穩定的輸出,則必須要求輸入高電平>Vih,輸入低電平 < Vil。
Tips:閾值電平只是用來表征數字電路芯片的特性,實際硬件電路設計過程中具有實際意義的是Vih和Vil。
對于一般的邏輯電平,Vih、Vil、Voh、Vol以及Vt的關系為:Voh>Vih>Vt>Vil >Vol
(6)Ioh:邏輯門輸出為高電平時的負載電流(為拉電流);
(7)Iol:邏輯門輸出為低電平時的負載電流(為灌電流);
(8)Iih:邏輯門輸入為高電平時的電流(為灌電流);
(9)Iil:邏輯門輸入為低電平時的電流(為拉電流)。
2.  常見信號邏輯電平參數
常用的邏輯電平有:TTL、CMOS、ECL、PECL、LVDS、LVPECL、RS232、RS422、RS485、CML、SSTL、HSTL等。

(1)TTL和CMOS的邏輯電平按典型電壓可分為四類:5V系列、3.3V系列、2.5V系列和1.8V系列,3.3V的TTL電平和CMOS電平通常稱為LVTTL和LVCMOS;

(2)RS232/RS422/RS485是串口(UART)的電平標準,RS232是單端輸入輸出,RS422和RS485是差分輸入輸出;

(3)ECL、PECL、LVPECL、LVDS、CML是差分輸入輸出電平;

(4)SSTL主要用于DDR存儲器,HSTL主要用于QDR存儲器;

電平通常標準參數如下表所示,具體芯片建議參考Datasheet。
邏輯電平
Vcc
Vih
Vil
Voh
Vol
TTL
5.0V
2.0V
0.8V
2.4V
0.5V
LVTTL
3.3V
2.0V
0.8V
2.4V
0.4V
LVTTL
2.5V
1.7V
0.7V
2.0V
0.2V
LVTTL
1.8V
1.17V
0.63V
1.35V
0.45V
CMOS
5.0V
3.5V
1.5V
4.45V
0.5V
LVCMOS
3.3V
2.0V
0.8V
2.4V
0.4V
LVCMOS
2.5V
1.7V
0.7V
2.0V
0.4V
LVCMOS
1.8V
1.17V
0.63V
1.35V
0.45V
ECL
0V/Vee=-5.2V
-1.24V
-1.36V
-0.88V
-1.72V
PECL
5V
3.78V
3.64V
4.12V
3.28V
LVPECL
3.3V
2.27V
1.68V
2.27V
1.68V
LVPECL
2.5V
1.47V
0.88V
1.47V
0.88V
RS232
5V
3.0V
-3.0V
5.0V
-5.0V
RS485/RS422
3.3V/5V
1.9V
1.8V
3.3V
0.3V
LVDS
3.3V/5V
1.252V
1.249V
1.252V
1.249V
SSTL18
1.8V
1.025V
0.775V
1.5V
0.3V
HSTL18
1.8V
0.95V
0.55V
1.1V
0.4V
CML
3.3V
3.3V
2.9V
3.3V
2.9V
由上表可見,常用的差分信號電平標準LVPECL、LVDS、CML的輸入和輸出端具有相同的門限參數。這是由產生差分信號的硬件結構決定的,下一期將進行詳細說明。



本文地址:http://www.4huy16.com/thread-173482-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會——采訪篇
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 電動兩輪車設計生態系統
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表