国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

富士通半導體推出頂尖定制化SoC創新設計方法

發布時間:2014-1-15 10:29    發布者:eechina
關鍵詞: SoC設計
將White Space最小化并可協調邏輯與物理架構,實現更高電路密度且有效縮短線路布局時間

富士通半導體(上海)有限公司今日宣布,成功開發了專為先進的28 nm SoC器件量身打造的全新設計方法,不僅能實現更高的電路密度,同時也可有效縮短開發時間。采用全新設計方法能夠將電路的密度提高33%,并可將最終的線路布局時間縮短至一個月。這種設計方法將整合至富士通半導體的各種全新定制化SoC設計方案中,協助客戶開發RTL-Handoff SoC器件。富士通半導體預計自2014年2月起將開始接受采用這種全新設計方法的SoC訂單。

采用28 nm等頂尖制程工藝的SoC器件需要有越來越多的功能與效能,進而要在芯片中布建越來越多的電路。未來SoC的設計將日趨復雜,開發時間也將會因此較以往增加,同時如何有效解決功耗問題也成為設計者的更大挑戰。

為應對日趨復雜的SoC設計,富士通半導體所開發出的創新設計方法能實現更高的電路密度、更短的開發時程和降低功耗,并整合至富士通半導體的各種全新定制化SoC設計方案中,協助客戶開發RTL-Handoff SoC組件。較傳統的設計流程,設計者可采用富士通半導體的全新設計方法在相同大小的芯片中增加33%電路,而且可將最終的線路布局時間縮短至一個月。

全新設計方法將White Space有效最小化

全新的獨家設計流程可估算出較容易布線的平面圖,并根據布線路徑與時序收斂為內部數據總線進行優化。這些設計步驟可將無法建置晶體管的White Space數量降到最少,因而可讓芯片容納更多電路。

透過專利技術協調邏輯與物理架構

此專利技術無須更動任何邏輯設計,即可自動針對物理布線進行網表數據合成,并可提升整體設計的布線效率以及使時序收斂變得更容易,因而可有效減少最終布線流程所需的時間,更可達到更高的密度整合度。


圖1:富士通半導體全新客制化SoC設計方法示意圖

富士通半導體是世界級的ASIC供貨商,多年來運用在業界累積的傲人成績和專精技術,持續提供一站購足的完整定制化SoC解決方案,其中結合了先進設計建置、制造服務和系統級研究、開發支持等服務。透過上述解決方案,富士通半導體將能支持客戶快速開發高效性能及省電的SoC器件。


客戶聯系
富士通半導體(上海)有限公司
劉暉
市場部
電話:86 21-6146 3688,Kenn.Liu@cn.fujitsu.com


本文地址:http://www.4huy16.com/thread-125715-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 電動兩輪車設計生態系統
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會——采訪篇
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表