国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

TSMC 和 Cadence 合作開發3D-IC參考流程以實現真正的3D堆疊

發布時間:2013-9-25 17:43    發布者:eechina
關鍵詞: 3D-IC , 堆疊
Cadence設計系統公司今天宣布,臺積電與Cadence合作開發出了3D-IC參考流程,該流程帶有創新的真正3D堆疊。該流程通過基于Wide I/O接口的3D堆疊,在邏輯搭載存儲器設計上進行了驗證 ,可實現多塊模的整合。它將臺積電的3D堆疊技術和Cadence 3D-IC解決方案相結合,包括了集成的設計工具、靈活的實現平臺,以及最終的時序物理簽收和電流/熱分析。

相對于純粹在工藝節點上的進步,3D-IC技術讓企業在尋求更高性能和更低功耗的道路上,有了更多的選擇。3D-IC給開發當今復雜設計的工程師們提供了幾項關鍵優勢,幫他們實現更高的性能、更低的功耗以及更小的尺寸。今天宣布的內容,是兩位3D- IC技術領先者一年前宣布的臺積電CoWoS參考流程的延續。

“我們與Cadence緊密協作以實現真正3D芯片開發,”臺積電設計架構營銷部高級總監Suk Lee表示!巴ㄟ^這一全新的參考流程,我們的共同客戶可以充滿信心地向前推進3D-IC的開發,因為他們知道其Cadence工具流程已通過3D-IC測試工具在硅片上進行過驗證!

“3D-IC是進行產品整合的全新方法。它賦予摩爾定律新的維度,需要深度合作才能獲得完美的功能產品,”Cadence首席戰略官兼數字與簽收集團副總裁徐季平表示!斑@一最新的參考流程表明,我們攜手臺積電開發3D芯片的實際操作流程不僅可行,而且對于解決芯片復雜性方面是個有吸引力的選擇!

Cadence 3D-IC流程中的工具囊括了數字、定制/模擬及最終簽收技術。它們包括Encounter Digital Implementation System、Tempus Timing Signoff Solution、Virtuoso Layout Editor、Physical Verification System、QRC Extraction、Encounter Power System、Encounter Test、Allegro SiP及Sigrity XcitePI/PowerDC。


本文地址:http://www.4huy16.com/thread-121357-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 常見深度學習模型介紹及應用培訓教程
  • Microchip第22屆中國技術精英年會——采訪篇
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表