国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

GlobalFoundries推出強化型55納米CMOS邏輯制程

發布時間:2013-2-21 21:55    發布者:Liming
關鍵詞: ARM , CMOS , GLOBALFOUNDRIES
                                    
                                    
GLOBALFOUNDRIES推出強化型55納米CMOS邏輯制程

采用ARM下一代存儲器和邏輯IP,適合低電壓應用
“55nm LPe 1V”平臺專為實現超低功耗,更低成本及更優設計靈活性而優化


GLOBALFOUNDRIES今日宣布將公司的 55 奈米 (nm) 低功耗強化型 (LPe)制程技術平臺進行了最新技術強化, 推出具備ARM公司合格的下一代存儲器和邏輯IP解決方案的 55nm LPe 1V 。“55nm LPe 1V”是業內首個且唯一支持ARM 1.0/1.2V物理IP庫的強化型制程節點,使芯片設計人員能夠在單一系統級芯片(SoC)中使用單一制程同時支持兩個工作電壓。

GLOBALFOUNDRIES產品營銷副總裁Bruce Kleinman表示:“‘55nm LPe 1V’的核心優勢在于,一個設計庫可同時適用于1.0伏電壓及1.2伏電壓的設計環境。這意味著設計人員可以在該平臺上始終采用同一套設計規則和模型,無需增加額外光罩層數或特殊制程,在保證功耗效率和性能優化的同時節省了成本且提高了設計靈活性。”

基于ARM的1.0V/1.2V標準單元和存儲器編譯器,GLOBALFOUNDRIES “55nm LPe 1V”能夠幫助設計人員在速度、功耗和面積設計方面獲得優化,特別有利于在設計SoC解決方案時面臨功耗限制的設計人員。

ARM為GLOBALFOUNDRIES先進的55納米LPe制程提供了全面的8軌、9軌和12軌庫的硅晶驗證平臺,以及高速、高密度存儲器編譯器。

ARM公司物理IP部門營銷副總裁John Heinlein博士表示:“1伏和1.2伏操作環境的結合,以及對邏輯電平轉換的支持,可以提供低功耗、高性能和更小芯片面積的完美結合。與之前的解決方案相比,雙電壓特性及Artisan下一代存儲器編譯器架構減少了至少35%的動態功耗和靜態功耗。”

“55nm LPe 1V”尤其適用于大容量、電池供電的移動消費設備以及各種綠色節能產品。制程設計(PDK)和電子設計自動化(EDA)工具包現已面市,并提供多項目晶圓(MPW)服務。

Artisan存儲器提供了靈活的生產選擇,被廣泛應用于全世界數十億產品。這些下一代存儲器是更廣泛的65納米至20納米Artisan物理IP平臺的組成部分,其特性包括:可延長電池壽命的低電壓和待機模式,可實現最快處理器速度的超高速緩存,以及可減少低成本SoC設計面積的專有設計工藝。
公司信息:
GLOBALFOUNDRIES
本文地址:http://www.4huy16.com/thread-110503-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • Microchip第22屆中國技術精英年會——采訪篇
  • 電動兩輪車設計生態系統
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表