12LP+工藝改善晶體管,IP加速神經(jīng)網(wǎng)絡(luò)
作者:Linley Gwennap(2020年7月27日)
像Nvidia這樣的芯片巨頭可以負(fù)擔(dān)得起7nm技術(shù),但初創(chuàng)公司和其他規(guī)模較小的公司卻因?yàn)閺?fù)雜的設(shè)計(jì)規(guī)則和高昂 ...
作者:泛林集團(tuán)
通過失效分類、良率預(yù)測(cè)和工藝窗口優(yōu)化實(shí)現(xiàn)良率預(yù)測(cè)和提升
器件的良率在很大程度上依賴于適當(dāng)?shù)墓に囈?guī)格設(shè)定和對(duì)制造環(huán)節(jié)的誤差控制,在單元尺寸更小的先進(jìn)節(jié)點(diǎn)上就更是如 ...
作者:Tim Archer 泛林集團(tuán)總裁兼首席執(zhí)行官
今年適逢泛林集團(tuán)成立40周年,過去40年我們堅(jiān)持不斷創(chuàng)新和突破,并取得了開拓性進(jìn)展,其中包括對(duì)于設(shè)備智能的探索。展望未來,我們認(rèn)為,對(duì)于半 ...
萊迪思半導(dǎo)體公司推出Lattice Sentry解決方案集合和SupplyGuard供應(yīng)鏈保護(hù)服務(wù)。Sentry是一系列優(yōu)質(zhì)資源的組合,包括可定制化的嵌入式軟件、參考設(shè)計(jì)、IP和開發(fā)工具,可加速實(shí)現(xiàn)符合NIST平臺(tái)固 ...
作者:安森美半導(dǎo)體
寬禁帶材料實(shí)現(xiàn)了較當(dāng)前硅基技術(shù)的飛躍。 它們的大帶隙導(dǎo)致較高的介電擊穿,從而降低了導(dǎo)通電阻(RSP)。 更高的電子飽和速度支持高頻設(shè)計(jì)和工作,降低的漏電流和更好的導(dǎo) ...
作者:泛林集團(tuán)
隨著集成電路設(shè)計(jì)師將更復(fù)雜的功能嵌入更狹小的空間,異構(gòu)集成包括器件的3D堆疊已成為混合與連接各種功能技術(shù)的一種更為實(shí)用且經(jīng)濟(jì)的方式。作為異構(gòu)集成平臺(tái)之一,高密度扇出 ...
作者:Vipin Tiwari ,Microchip嵌入式存儲(chǔ)器產(chǎn)品開發(fā)總監(jiān)
機(jī)器學(xué)習(xí)和深度學(xué)習(xí)已成為我們生活中不可或缺的部分。利用自然語言處理(NLP)、圖像分類和物體檢測(cè)實(shí)現(xiàn)的人工智能(AI)應(yīng)用已深 ...
撰文:泛林集團(tuán)半導(dǎo)體工藝整合總監(jiān)Joseph Ervin
我們不斷向先進(jìn)的CMOS的微縮和新存儲(chǔ)技術(shù)的轉(zhuǎn)型,導(dǎo)致半導(dǎo)體器件結(jié)構(gòu)的日益復(fù)雜化。例如,在3D NAND內(nèi)存中,容量的擴(kuò)展通過垂直堆棧層數(shù)的增 ...
作者:泛林集團(tuán)
原子層刻蝕和沉積工藝?yán)米韵扌苑磻?yīng),提供原子級(jí)控制。泛林集團(tuán)先進(jìn)技術(shù)發(fā)展事業(yè)部公司副總裁潘陽博士分享了他對(duì)這個(gè)話題的看法。
圖 1. 原子層工藝中的所有半周期反應(yīng) ...
工業(yè)節(jié)能降耗管理與措施,工廠能耗在線監(jiān)測(cè)系統(tǒng)。工廠較多是是重點(diǎn)用能單位,工業(yè)節(jié)能降耗管理系統(tǒng),企業(yè)能源使用豐富,用能量大,生產(chǎn)工藝和工序繁多且復(fù)雜,及其需要能耗在線監(jiān)測(cè)系統(tǒng)。不管是 ...
2020年05月12日 16:18
區(qū)塊鏈支付系統(tǒng),它主要也是利用區(qū)塊鏈的去中心化以及不可修改等等特征,為整個(gè)行業(yè)去掉三方這個(gè)角色。區(qū)塊鏈支付通道不僅為支付賣免掉了高昂的費(fèi)用費(fèi),更免去支付流程中不安全,不及時(shí)等等問題 ...
2020年05月11日 14:59
數(shù)字貨幣合約跟單系統(tǒng)技術(shù)開發(fā)功能合約交易是指買賣雙方對(duì)約定未來某個(gè)時(shí)間按指定價(jià)格接受一定數(shù)量的某種資產(chǎn)的協(xié)議進(jìn)行交易。合約交易的買賣對(duì)象是由交易所統(tǒng)一制定的標(biāo)準(zhǔn)化合約,交易所規(guī)定了 ...
2020年05月06日 15:31