|
兩年前,萊迪思推出了其中檔FPGA:LatticeECP3。LatticeECP3是一款廣受市場歡迎的產品,一經面市,就受到市場的極大歡迎。兩年時間中,LatticeECP3為萊迪思立下了汗馬功勞:在市場低迷的情況下,萊迪思的業務增長超出了市場平均的增速,這其中,LatticeECP3功不可沒。如今,萊迪思又推出倍受歡迎的LatticeECP3的升級產品:LatticeECP4。 萊迪思公司副總裁兼業務部總經理Sean Riley認為,“LatticeECP4 FPGA系列為客戶提供了前所未有的高級功能、高性能,低成本和低功耗的組合,這對高級應用中成本敏感的無線、有線、視頻和計算機領域是理想的選擇。” 從性能來看,LatticeECP4 FPGA系列可謂重新定義了低成本、低功耗的中檔FPGA市場:具有6Gbps的SERDES、采用低成本wire-bond封裝、具有功能強大的DSP塊以及具有基于硬IP的通信引擎。所有這些特點都保證了LatticeECP4可以為主流客戶提供高級功能,同時保持業界領先的低功耗和低成本。對于為各種應用開發主流平臺, LatticeECP4器件是非常理想的,如遠程無線射頻頭、分布式天線系統、蜂窩基站、以太網匯聚、交換、路由、工業網絡、視頻信號處理、視頻傳輸和數據中心的計算。 LatticeECP4 FPGA的特點 LatticeECP4 FPGA包含多達16個符合CEI 標準的6 GbpsSERDES通道,具有嵌入式物理編碼子層(PCS)模塊,采用低成本wire-bonded封裝和高性能flip chip封裝,使客戶能夠選擇以芯片到芯片以及遠距離背板應用的方式部署LatticeECP4FPGA。多功能和可配置的SERDES / PCS可以無縫地與固化的通信引擎相集成,經濟地構建完整的高帶寬子系統。通信引擎比用類似的FPGA實現減少10倍以上的功耗和成本。LatticeECP4通信引擎組合包括針對PCI Express2.1、多個10千兆以太網MAC和三速以太網MAC,以及串行快速I / O(SRIO)2.1的解決方案。 SERDES / PCS和通信引擎的結合是完成基于復雜串行協議的設計的理想選擇,具有較低的成本,功耗和小尺寸的特點,同時加快了產品的上市時間。 LatticeECP4系列具有功能強大的數字信號處理(DSP)模塊,18x18乘法器、寬ALU、加法樹,以及用于級聯的進位鏈塊。獨特的加速邏輯意味著每個LatticeECP4 DSP模塊可等于4個LatticeECP3 DSP模塊,4倍于上一代LatticeECP3器件的信號處理能力。靈活的18x18乘法器可以分解成9X9或組合成36X36,以便完美的符合客戶的應用需求。此外,多達576個乘法器可以級聯在一起構成復雜的濾波器,用于無線遠程射頻頭(RRH)、基于MIMO射頻天線的解決方案,以及視頻處理的應用。 LatticeECP4 FPGA的速度比上一代器件快50%,具有1066 Mbps的DDR3存儲器接口和1.25 Gbps的LVDS I / O,也可作為串行千兆以太網接口。新的LatticeECP4系列還有66%以上的邏輯資源和42%以上的嵌入式存儲器,使設計工程師能夠在FPGA中構造完整的片上系統。 低成本和低功耗的保證 對于如何實現LatticeECP4的低成本和低功耗,萊迪思公司副總裁兼業務部總經理Sean Riley認為,這和萊迪思一貫的戰略策略分不開:專注于中檔和低密度FPGA。Sean Riley解釋道:在FPGA領域,成本&功耗與性能&密度緊密相連,他們之間遵循一種曲線發展,在某一個點上,拐點就會出現,你想提升FPGA的性能和密度就要付出成本和功耗的代價。關鍵是你的定位,如果定位在高性能FPGA上,要想做到低成本和低功耗是不可能的。萊迪思的定位在中檔和低密度FPGA上,從而有效地保證了產品的低成本、低功耗特點,并且針對一些行業要求,萊迪思不斷的去優化產品性能和密度,從而實現了LatticeECP4的高性能、低成本、低功耗的完美結合。 |