|
首先,控制線的期望頻寬范圍可能從DC直到2MHz,而通過濾波來去掉這么寬頻帶的噪聲幾乎是不可能的; 其次,VCO控制線通常是一個(gè)控制頻率的反饋回路的一部分,它在很多地方都有可能引入噪聲,因此必須非常小心處理VCO控制線。要確保RF走線下層的地是實(shí)心的,而且所有的元器件都牢固地連到主地上,并與其它可能帶來噪聲的走線隔離開來。 此外,要確保VCO的電源已得到充分去耦,由于VCO的RF輸出往往是一個(gè)相對較高的電平,VCO輸出信號很容易干擾其它電路,因此必須對VCO加以特別注意。事實(shí)上,VCO往往布放在RF區(qū)域的末端,有時(shí)它還需要一個(gè)金屬屏蔽罩。諧振電路(一個(gè)用于發(fā)射機(jī),另一個(gè)用于接收機(jī))與VCO有關(guān),但也有它自己的特點(diǎn)。簡單地講,諧振電路是一個(gè)帶有容性二極管的并行諧振電路,它有助于設(shè)置VCO工作頻率和將語音或數(shù)據(jù)調(diào)制到RF信號上。所有VCO的設(shè)計(jì)原則同樣適用于諧振電路。 由于諧振電路含有數(shù)量相當(dāng)多的元器件、板上分布區(qū)域較寬以及通常運(yùn)行在一個(gè)很高的RF頻率下,因此諧振電路通常對噪聲非常敏感。信號通常排列在芯片的相鄰腳上,但這些信號引腳又需要與相對較大的電感和電容配合才能工作,這反過來要求這些電感和電容的位置必須靠得很近,并連回到一個(gè)對噪聲很敏感的控制環(huán)路上。要做到這點(diǎn)是不容易的。 同樣,良好的接地也必不可少,而且芯片的電源必須得到良好的去耦。如果必須要在輸入或輸出端走一根長線,那么最好是在輸出端,通常輸出端的阻抗要低得多,而且也不容易感應(yīng)噪聲。通常信號電平越高,就越容易把噪聲引入到其它電路。在所有PCB設(shè)計(jì)中,盡可能將數(shù)字電路遠(yuǎn)離模擬電路是一條總的原則,它同樣也適用于RFPCB設(shè)計(jì)。 公共模擬地和用于屏蔽和隔開信號線的地通常是同等重要的,因此在設(shè)計(jì)早期階段,仔細(xì)的計(jì)劃、考慮周全的元器件布局和徹底的布局估都非常重要,同樣應(yīng)使RF線路遠(yuǎn)離模擬線路和一些很關(guān)鍵的數(shù)字信號,所有的RF走線、焊盤和元件周圍應(yīng)盡可能多填接地銅皮,并盡可能與主地相連。 如果RF走線必須穿過信號線,那么盡量在它們之間沿著RF走線布一層與主地相連的地。如果不可能的話,一定要保證它們是十字交叉的,這可將容性耦合減到最小,同時(shí)盡可能在每根RF走線周圍多布一些地,并把它們連到主地。此外,將并行RF走線之間的距離減到最小可以將感性耦合減到最小。一個(gè)實(shí)心的整塊接地面直接放在表層下第一層時(shí),隔離效果最好,盡管小心一點(diǎn)設(shè)計(jì)時(shí)其它的做法也管用。 在PCB板的每一層,應(yīng)布上盡可能多的地,并把它們連到主地面。盡可能把走線靠在一起以增加內(nèi)部信號層和電源分配層的地塊數(shù)量,并適當(dāng)調(diào)整走線以便你能將地連接過孔布置到表層上的隔離地塊。應(yīng)當(dāng)避免在PCB各層上生成游離地,因?yàn)樗鼈儠褚粋(gè)小天線那樣拾取或注入噪音。在大多數(shù)情況下,如果你不能把它們連到主地,那么你最好把它們?nèi)サ簟?/font> |