国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

查看: 6175|回復: 8
打印 上一主題 下一主題

[提問] 一個管腳約束的問題

[復制鏈接]
跳轉到指定樓層
樓主
發表于 2011-10-5 20:44:31 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
關鍵詞: CPLD , 仿真
各位大俠好,我用一款比較老的CPLD(lattice isp1032)做一組時序邏輯,在功能仿真時都通過了一點問題沒有,但是在加了管腳約束進行時序仿真時發現時序根本不對,請問從哪里入手查找問題原因呢?

另外,有沒有比較好的介紹邏輯設計思想方法的書籍,麻煩推薦下。

O(∩_∩)O謝謝
沙發
發表于 2011-10-9 02:11:14 | 只看該作者
不懂
板凳
發表于 2011-10-13 20:27:59 | 只看該作者
學習!!!
地板
發表于 2011-10-14 15:28:40 | 只看該作者
不懂啊
地下室
發表于 2011-10-14 15:29:21 | 只看該作者
6
發表于 2011-11-2 14:09:08 | 只看該作者
你問題我也遇到過,只是用的芯片不同,建議你查看出錯的輸出,檢查其輸入。還有以后別用LATTICE了,我用了三年,終于受不了LATTICE,改用XILINX了
7
發表于 2011-11-8 16:41:13 | 只看該作者
呵呵,我今兒也遇到了同樣的問題,還沒解決了。
8
發表于 2011-11-16 15:22:08 | 只看該作者
先直接跑起來,看有沒有問題,有問題再改!
9
發表于 2011-11-22 16:18:43 | 只看該作者
用示波器看你的輸出,是否正確
您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表