国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

外部高速緩存SDRAM的基本讀寫流程

發布時間:2020-11-18 16:13    發布者:英尚微電子
關鍵詞: SDRAM , DDR , 存儲器
隨著目前數字技術的發展,多通道數據的高速采集處理獲得了廣泛的應用,面對大的數據吞吐量,往往需要共享一塊大的緩存空間(外掛的大容量存儲SDRAM或是DDR)。而大多時候多通道之間的實時數據流量并不一定平衡。這樣必須有一套合理多通道復用仲裁方法,達到整個數據存儲效率最大化,用最小的存儲空間達成最大的平均吞吐。

外部高速緩存的基本讀寫流程描述
外部緩存SDRAM (DDR)由于讀寫共用一個物理接口,所以讀寫需要分時產生,讀時不能寫,寫時不能讀。而且對于易失性存儲設備(掉電數據丟失),必須對內部數據定時刷新操作,同時在讀寫開始和完成時進行打開和關閉行操作,這樣就使每一次的讀寫占用很多控制開銷,使得底層操作效率不高,但這是易失性存儲的特點,也就是剛性開銷,所以對于整個系統的存儲效率提升,外部數據流控和仲裁策略的設計就尤為關鍵。

基于FPGA的多通道仲裁設計總體結構
基于FPGA的多通道仲裁設計總體結構如圖1所示。

圖1邏輯處理多通道數據流程結構


使用場景描述
典型應用場景,主機通過軟件和邏輯處理部分進行數據交互,交互包括發送數據處理和接收數據處理兩部分(發送和接收都是想對于HOST主機來講的)。

(1)發送處理部分:邏輯接收HOST主機的數據,然后根據仲裁邏輯的優先級策略分通道寫入SDRAM (DDR)中進行緩存(寫操作),在發送的下游數據接口,仲裁邏輯再從SDRMA(DDR)中讀取數據發送到相應的通道出口中去

(2)接收處理部分︰邏輯從外部接口收到多通道數據,然后根據仲裁模塊發出的仲裁優先級順序將數據分通道寫入SDRAM (DDR)中存儲,在邏輯和主機HOST接口端,仲裁模塊從SDRAM (DDR)中讀出各通道數據送給HOST主機處理。

本文地址:http://www.4huy16.com/thread-747957-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
英尚微電子 發表于 2020-11-18 16:14:28
外部緩存SDRAM (DDR)由于讀寫共用一個物理接口,所以讀寫需要分時產生,讀時不能寫,寫時不能讀。而且對于易失性存儲設備(掉電數據丟失),必須對內部數據定時刷新操作,同時在讀寫開始和完成時進行打開和關閉行操作,
英尚微電子 發表于 2020-11-18 16:15:43
這樣就使每一次的讀寫占用很多控制開銷,使得底層操作效率不高,但這是易失性存儲的特點,也就是剛性開銷,所以對于整個系統的存儲效率提升,外部數據流控和仲裁策略的設計就尤為關鍵。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 電動兩輪車設計生態系統
  • 常見深度學習模型介紹及應用培訓教程
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表