国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

FPGA至簡設計法案例4 【12401003385】

發布時間:2018-9-18 08:37    發布者:luckyb1
關鍵詞: FPGA , 至簡設計法
至簡設計法經典案例4
案例4. 當收到en=1時,dout間隔1個時鐘后,產生2個時鐘周期的高電平脈沖,并且重復3次。

上面波形圖顯示了描述的功能。第3個時鐘上升沿收到en==1,所以dout間隔1個時鐘后變1并且持續2個時鐘周期,這個動作重復3次,結束。

看到大于1的數字,就知道要計數。下面的計數方式非常普遍:

即用一個計數器,從頭數到尾。這個計數器的設計很簡單,但產生dout信號就不容易了。

明德揚推薦的計數方式如下:

利用2個計數器。cnt0就如案例2一樣,數的是間隔和高電平時鐘;而計數器cnt1數的是重復次數。
如案例2相同,需要添加信號flag_add來指示cnt0的加1區域,波形如下圖。

所以cnt0的加1條件是flag_add==1,計數3個就清零。
仔細觀察cnt1可以看到,每次cnt0數完后,cnt1就會加1。所以cnt1的加1條件是end_cnt0,計數3個就清零。從而我們可以設計出cnt0cnt1的代碼,輸入Jsq2,即可調出模板。


flag_add有兩個變化點:變1和變0。變1是因為en==1,變0是因為重復次數都完了,也就是end_cnt1。所以flag_add代碼如下。


dout有兩個變化點:變1和變0。在cnt0數到1時(一個間隔)時變1,在cnt0數完時變0,所以dout的代碼如下。



至此,本工程的主體程序已經設計完畢,之后需要讀者補充信號定義、輸入輸出定義了。

module的名稱定義為my_ex3。并且我們已經知道該模塊有5個信號:clk、rst_n、endout。為此,代碼如下:


其中clkrst_n、en是輸入信號,dout是輸出信號,并且4個信號都是1比特的,根據這些信息,我們補充輸入輸出端口定義。代碼如下:


接下來定義信號類型。
cnt0是用always產生的信號,因此類型為reg。cnt0計數的最大值為2,需要用2根線表示,即位寬是2位。add_cnt0end_cnt0都是用assign方式設計的,因此類型為wire。并且其值是0或者1,1個線表示即可。因此代碼如下:

cnt1是用always產生的信號,因此類型為regcnt1計數的最大值為2,需要用2根線表示,即位寬是2位。add_cnt1end_cnt1都是用assign方式設計的,因此類型為wire。并且其值是0或者1,1個線表示即可。因此代碼如下:

dout是用always方式設計的,因此類型為reg。并且其值是0或者1,1根線表示即可。因此代碼如下:


flag_add是用always方式設計的,因此類型為reg。并且其值是0或者1,1根線表示即可。因此代碼如下:


至此,整個代碼的設計工作已經完成。整體代碼如下:


1
  
2
  
3
  
4
  
5
  
6
  
7
  
8
  
9
  
10
  
11
  
12
  
13
  
14
  
15
  
16
  
17
  
18
  
19
  
20
  
21
  
22
  
23
  
24
  
25
  
26
  
27
  
28


module my_ex4(
  
      clk      ,
  
      rst_n    ,
  
      en       ,
  
      dout        
  
);
  
  
input     clk     ;
  
input     rst_n   ;
  
input     en      ;
  
output    dout    ;
  
  
  
reg    [ 1:0]    cnt0     ;
  
wire            add_cnt0 ;
  
wire            end_cnt0 ;
  
  
reg    [ 1:0]    cnt1     ;
  
wire            add_cnt1 ;
  
wire            end_cnt1 ;
  
always @(posedge clk or negedge  rst_n)begin
  
     if(!rst_n)begin
  
         cnt0 <= 0;
  
     end
  
     else if(add_cnt0)begin
  
         if(end_cnt0)
  
            cnt0 <= 0;
  
         else
  
            cnt0 <= cnt0 + 1;
  
     end
  
end
  
  
assign add_cnt0 = flag_add==1;
  
assign end_cnt0 = add_cnt0 &&  cnt0==3-1 ;
  
  
always @(posedge clk or negedge  rst_n)begin
  
     if(!rst_n)begin
  
         cnt1 <= 0;
  
     end
  
     else if(add_cnt1)begin
  
         if(end_cnt1)
  
            cnt1 <= 0;
  
         else
  
            cnt1 <= cnt1 + 1;
  
     end
  
end
  
  
assign add_cnt1 = end_cnt0;
  
assign end_cnt1 = add_cnt1 &&  cnt1==3-1 ;
  
  
  
reg           flag_add  ;
  
  
always   @(posedge clk or negedge rst_n)begin
  
     if(rst_n==1'b0)begin
  
         flag_add <= 0;
  
     end
  
     else if(en==1)begin
  
         flag_add <= 1;
  
     end
  
     else if(end_cnt1)begin
  
         flag_add <= 0;
  
     end
  
end
  
  
reg         dout    ;
  
  
always   @(posedge clk or negedge rst_n)begin
  
     if(rst_n==1'b0)begin
  
         dout <= 0;
  
     end
  
     else if(add_cnt0 && cnt0==1-1)begin
  
         dout <= 1;
  
     end
  
     else if(end_cnt0)begin
  
         dout <= 0;
  
     end
  
end
  
  
endmodule




本題中,我們設計了2個計數器,從而使得dout的設計非常簡單。計數器的組合使用,對設計的復雜度有非常大的影響。合理和正確使用,將能設計出賞心悅目的代碼。
本文地址:http://www.4huy16.com/thread-547347-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 常見深度學習模型介紹及應用培訓教程
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會——采訪篇
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表