国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

FPGA實戰演練邏輯篇58:VGA驅動接口時序設計之5建立和保持時間計算

發布時間:2015-8-5 10:52    發布者:rousong1989
VGA驅動接口時序設計之5建立和保持時間計算
本文節選自特權同學的圖書《FPGA設計實戰演練(邏輯篇)》
配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt
         在我們的應用中,仿照官方的分析方法,我們也同樣可以得到set output delay的計算公式。可以把實例的寄存器路徑模型關鍵參數標注如圖8.33所示。(特權同學,版權所有)
圖8.33 reg2pin寄存器模型
而對于的output delay計算公式如下:
output delay max = Tdpcb_max + Tsu +(0 - Tc2r_max)
output delay min = Tdpcb_min – Th +(0 - Tc2r_min)
關于PCB的延時,我們可以看看SF-CY3核心板以及SF-VGA子板上的這部分時鐘和數據走線。如圖8.34所示,在SF-CY3核心板上,lcd_clk信號的走線約為21.4mm,而其他數據總線的延時在17.3mm~34.0mm。(特權同學,版權所有)
圖8.34 SF-CY3板上各信號走線
在SF-VGA子板上,我們看到lcd_clk的走線約為23.7mm+5.0mm(匹配電阻的另一端,圖中未顯示數值)=28.7mm,而數據總線長度在16.0mm~28.9mm。(特權同學,版權所有)
圖8.35 SF-VGA板上各信號走線
結合兩個板子的走線延時,我們可以計算出時鐘信號lcd_clk的走線總長約為50.3mm,數據總線的總長約為33.3mm~62.9mm。根據0.17ns/25.4mm的PCB走線延時進行換算可以得到,lcd_clk的走線延時約為0.34ns,而數據總線的延時約為0.22ns~0.42ns。(特權同學,版權所有)
把我們的參數套進去,我們先不計算時鐘偏斜(包括PCB的走線延時)那部分的參數,可以得到:
output max delay = 0.42ns + 0.2ns =0.62ns
output min delay = 0.22ns – 1.5ns = -1.28ns

本文地址:http://www.4huy16.com/thread-151990-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會——采訪篇
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 常見深度學習模型介紹及應用培訓教程
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表