国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

FPGA入門:第一個工程實例之功能仿真運行

發布時間:2015-3-6 11:59    發布者:rousong1989
FPGA入門:第一個工程實例之功能仿真運行
本文節選自特權同學的圖書《FPGA/CPLD邊練邊學——快速入門Verilog/VHDL
書中代碼請訪問網盤:http://pan.baidu.com/s/1bndF0bt
         仿真測試的所有準備工作就緒了,下面我們就可以一鍵完成仿真工作。點擊菜單欄的ToolsàRun Simulation ToolàRTL Simulation。隨后ModelSim-Altera便啟動,如圖5.35所示,這是ModelSim-Altera軟件的工作界面。關于ModelSim-Altera軟件的基本使用建議大家參考該軟件菜單欄Help下自帶的一些文檔,尤其是HelpàPDF Documentation里的幾個文檔。ModelSim-Altera的功能也非常強大實用,如果要詳細展開來探討,恐怕也要專門寫本書才可以。限于篇幅,本書也只能是簡單的在工程需要時附帶的和大家介紹ModelSim-Altera的一些基本使用,深入的應用還要靠大家自己花時間和精力去實踐和摸索。
圖5.35 ModelSim-Altera工作界面
         因為在Quartus II里,我們做了大量的工作,包括ModelSim-Altera仿真運行所需的各類文件,主要是被測試代碼和測試腳本,那么當我們調用ModelSim-Altera軟件時,它一方面要自動的將Altera器件的庫進行編譯,另一方面則會對前面所說的幾個設計文件進行編譯和運行,運行的對象當然是基于我們的測試腳本文件(*.vt)。在Wave窗口里,測試腳本的3個主要信號key_left、key_right和led_light的波形已經產生了。我們可以通過點擊Wave窗口右上角的Dock/Undock按鈕(即打向右上角箭頭那個圖標)將其進行獨立顯示,如圖5.36所示。
圖5.36 獨立的Wave窗口
         如圖5.37所示,這里的3個頂層信號key_left、left_right和led_light都在仿真波形中顯示出來了。正如我們在測試腳本里面所控制的,在0-1000ns時,key_left = 1和key_right = 1;在1000-2000ns時,key_left = 1和key_right = 0;在2000-3000ns時,key_left = 0和key_right = 1;在3000-4000ns時,key_left = 0和key_right = 0。而輸出信號led_light的結果為:0-1000ns和3000-4000ns值為0,1000-3000ns值為1。這樣的結果正好滿足設計代碼里的輸入輸出關系:LED指示燈狀態 = 按鍵左的鍵值異或 按鍵右的鍵值。
圖5.37 ex0仿真波形
         從仿真波形結果上,驗證了我們設計代碼是正確的,功能已經實現。
本文節選自特權同學的圖書《FPGA/CPLD邊練邊學——快速入門Verilog/VHDL
書中代碼請訪問網盤:http://pan.baidu.com/s/1bndF0bt

本文地址:http://www.4huy16.com/thread-146488-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 常見深度學習模型介紹及應用培訓教程
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表