国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

SAR ADC功率技術規(guī)格的謎團

發(fā)布時間:2014-12-15 15:13    發(fā)布者:designapp

        逐次逼近寄存器(SAR)型ADC的謎團之一,或者至少是造成嚴重混淆的原因,就是計算系統(tǒng)級的確切電源需求。經(jīng)研究發(fā)現(xiàn),相關技術手冊對于該技術規(guī)格讓人難以捉摸,而且令人沮喪。
SAR ADC提供一種低功耗方法來測量輸入信號。很多時候,功耗與采樣速率成正比,可形成非常高效的測量系統(tǒng)。這就意味著,為計算ADC的總功耗,需要考慮所有的電源引腳。
對于SAR轉換器,通常有三個潛在的功耗軌:VDD電源、參考輸入和數(shù)字接口IO電源。VDD電源向模擬電路和ADC內核供電。
對于需要外部基準電壓的SAR,參考輸入是一個開關電容輸入,其在SAR轉換位校驗期間消耗充電電流。這可能是非常重要的功耗源,其取決于ADC吞吐速率以及內部電容DAC的尺寸。ADC吞吐速率越高,轉換位校驗(電容充電)越多,因此消耗在電容DAC陣列的電流越多。
同樣,更大的電容DAC就意味著更多的電容需要充電,這就造成了更高的電流消耗。如果采用大的電容DAC,會對基準電壓源驅動電路造成問題,可能需要更高功率的基準電壓源電路。對于模擬輸入也是一樣,在采集過程中需要更強的驅動放大器來驅動更高的電容DAC負載。有時,與模擬輸入相關的其它電路通過基準電壓源供電,這就進一步增加了功耗。一些ADC帶有內部基準電壓源緩沖器,使參考輸入具有高阻抗。在這種情況下,緩沖器通過另一個電源引腳來提供必要的基準電流。
數(shù)字IO電源消耗功率取決于吞吐/輸出數(shù)據(jù)速率,以及數(shù)據(jù)輸出線路的負載條件。同樣,因為傳輸轉換數(shù)據(jù)需要更高的時鐘頻率,所以ADC吞吐速率更高意味著數(shù)字IO的功耗更大。由于充放電的原因,數(shù)據(jù)輸出線路的任何電容負載都會增加數(shù)字IO電流。高時鐘頻率ADC在高吞吐速率下,數(shù)字接口的功耗會非常顯著。
許多相關的數(shù)據(jù)手冊僅會列出VDD電源的功率。設計師必須深入研究技術規(guī)格表,以確定基準電壓源和數(shù)字電源功率的要求。為從系統(tǒng)層次精確測量功耗,所有這三種輸入都需要考慮。
然而,在說明像功耗這樣重要的要求時,為什么有些數(shù)據(jù)手冊不把所有的技術規(guī)格都考慮進去,這對于眾多設計師而言一直都是一個謎團。



本文地址:http://www.4huy16.com/thread-135158-1-1.html     【打印本頁】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據(jù)著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 常見深度學習模型介紹及應用培訓教程
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 電動兩輪車設計生態(tài)系統(tǒng)
  • Microchip第22屆中國技術精英年會——采訪篇
  • 貿澤電子(Mouser)專區(qū)
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表