国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

Altera為HD WDR監視攝像機提供單芯片解決方案

發布時間:2010-6-23 14:39    發布者:嵌入式公社
關鍵詞: 監視
Altera公司今天發布業界第一款單片FPGA高清晰(HD)互聯網協議(IP)監視攝像機參考設計,進一步為監視市場提供擴展FPGA解決方案。這一獨特的解決方案采用了Altera低成本Cyclone III或者Cyclone IV FPGA以及Eyelytics和Apical的知識產權,支持AltaSens的1080p60 A3372E3-4T和Aptina的720p60 MT9M033 HD寬動態范圍(WDR) CMOS圖像傳感器。與使用傳統數字信號處理器和ASSP的現有體系結構相比,這一全集成解決方案幫助監視設備生產商減小電路板面積,降低功耗,提高了靈活性,縮短了開發時間。

傳統的數字信號處理器和ASSP不具備處理1080p和720p WDR CMOS傳感器寬帶數據的能力(例如,全HD光柵為2200x1125像素x 16 + 每像素比特數 x 60幀每秒,得到大于2 Gbps的帶寬)。Altera Cyclone系列 FPGA具有所需的帶寬和處理能力,能夠處理當今HD WDR CMOS圖像傳感器產生的大量數據。在以前的設計中,HD WDR攝像機系統要求FPGA完成“前端”數據處理,而數字信號處理器或者ASSP處理“后端”視頻編碼,F在,所有這些芯片都能夠被一片Altera FPGA所替代。

Altera HD監視IP攝像機參考設計的功能包括:
•    Apical ISP同類最佳的WDR處理“iridix”以及高級時域和空間噪聲抑制功能。
•    Apical“棋盤去馬賽克”內核,用于Altasens A3372E3-4T WDR模式。
•    "3A"功能,例如,在Altera Nios II嵌入式軟核處理器上實現的自動曝光和自動白平衡功能。
•    Eyelytics的H.264視頻編碼器,具有主要類720線逐行每秒30幀,或者1080線逐行每秒15幀編碼能力。
•    Altera的三速以太網MAC知識產權內核。

由于不需要數字信號處理器或者ASSP,將所有這些功能集成到一片Altera FPGA中,設計人員減小了電路板面積,從而降低了成本,節省了功耗。Altera單芯片解決方案的功耗比以前的設計降低了50%以上。

在這一參考設計中捆綁了全套的知識產權,幫助設計人員迅速啟動攝像機開發,開發時間縮短了近一年。所有攝像機設計人員需要做的工作是采用自己的特定功能來定制FPGA,例如,加入自己的軟件實現運動探測,全景、俯仰和放大控制等。

關于Altera單芯片HD IP攝像機參考設計的詳細信息,請訪問www.altera.com.cn/pr/surveillance2。
本文地址:http://www.4huy16.com/thread-13501-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • Microchip第22屆中國技術精英年會上海首站開幕
  • Microchip第22屆中國技術精英年會——采訪篇
  • 常見深度學習模型介紹及應用培訓教程
  • 電動兩輪車設計生態系統
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表