国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

系統設計文章列表

破解AI集群擴展中的關鍵瓶頸

破解AI集群擴展中的關鍵瓶頸

作者:是德科技產品營銷經理Emily Yan 人工智能(AI)正以前所未有的速度向前發展,整個市場迫切需要更加強大、更加高效的數據中心來夯實技術底座。為此,各個國家以及不同類型的企業正在加 ...
2025年04月15日 20:12   |  
AI集群   AI數據中心  

聯發科Neuron Studio讓開發更快、更簡單,讓開發者告別萬組參數手動調優

終端AI的落地早已不是“芯片性能”一招鮮的時代,而是“工具、平臺與生態”合力驅動的系統工程。在MDDC 2025大會現場,聯發科整合發布覆蓋AI模型構建與游戲性能調試的開發平臺組合:Ne ...
2025年04月12日 14:21
增加驗證覆蓋范圍并減少工作量?SmartDV完備的VIP助您實現又快又好的芯片設計!

增加驗證覆蓋范圍并減少工作量?SmartDV完備的VIP助您實現又快又好的芯片設計!

隨著現代芯片的復雜性不斷提高,驗證成為芯片設計過程中最耗時和費力的部分,許多芯片設計項目通常要耗費大約60%-80%的項目資源用于驗證,并且還成為了整個設計過程中的瓶頸,能否順利完成驗證 ...
2025年03月19日 18:49   |  
芯片設計   SmartDV  
SmartDV借助AI新動能以定制IP和生態合作推動AI SoC等全新智能芯片的研發及產業化

SmartDV借助AI新動能以定制IP和生態合作推動AI SoC等全新智能芯片的研發及產業化

作者:Karthik Gopal SmartDV Technologies亞洲區總經理 智權半導體科技(廈門)有限公司總經理 作為長期植根中國的全球領先的集成電路知識產權(IP)提供商,SmartDV一直在跟蹤人工智能( ...
2025年02月24日 17:44   |  
定制IP   芯片設計   SmartDV  
利用與硬件無關的方法簡化嵌入式系統設計:基本知識

利用與硬件無關的方法簡化嵌入式系統設計:基本知識

作者:Giacomo Paterniani,ADI公司現場應用工程師 摘要 本文將演示一種加速嵌入式系統設計原型階段的方法,說明如何將與硬件無關的驅動程序和傳感器結合使用,簡化整個嵌入式系統的器件選 ...
2025年02月20日 18:00   |  
運動檢測   IMU   ADIS16500  
智能化加速標準和協議的更新并推動驗證IP(VIP)在芯片設計中的更廣泛應用

智能化加速標準和協議的更新并推動驗證IP(VIP)在芯片設計中的更廣泛應用

作者:Karthik Gopal SmartDV Technologies亞洲區總經理 智權半導體科技(廈門)有限公司總經理 隨著AI技術向邊緣和端側設備廣泛滲透,芯片設計師不僅需要考慮在其設計中引入加速器,也在 ...
2025年01月23日 18:45   |  
驗證IP   芯片設計   SmartDV  

功能安全認證難?合理選擇開發工具和支持服務很重要

作者:IAR 在很多電子工程師看來,功能安全(Functional Safety,亦簡稱FuSa)是他們從來都沒接觸過的專業術語。然而,功能安全在我們的生活中其實普遍存在,例如汽車、工業、醫療等領域有大 ...
2025年01月15日 17:50   |  
功能安全   開發工具  
人工智能前沿|2025 年影響工程的頂級趨勢

人工智能前沿|2025 年影響工程的頂級趨勢

作者:MathWorks 深度學習首席產品經理 Lucas Garcia 博士 人工智能在重塑工程范式方面發揮著關鍵作用,它提供的工具和方法可提高各個領域的精度、效率和適應性。想要在人工智能競賽中保持領 ...
2024年12月26日 17:23   |  
人工智能  

IP Your Way——您提供規格,然后SmartDV為您生成定制IP

快速、可靠且高性價比的定制IP模式提升芯片設計公司競爭力 作者:Karthik Gopal SmartDV Technologies亞洲區總經理 智權半導體科技(廈門)有限公司總經理 無論是在出貨量巨大的消費電 ...
2024年12月06日 17:53   |  
芯片設計   SmartCompiler   SmartDV  

遵守紀律避免設計過時

作者:GAIA Converter 作為一個致力于持續優化設計和制造戰略的快速發展行業,電子行業不斷面臨著舊組件和子系統被新產品淘汰并從供應鏈中移除的前景。 供應商提供的替代品可能會表現出 ...
2024年11月18日 17:36   |  
長壽命產品   電源模塊   GAIA   設計過時  
有延遲環節的burst控制中得到響應時間變化規律的仿真分析方法

有延遲環節的burst控制中得到響應時間變化規律的仿真分析方法

作者: 汪月亮 英飛凌科技消費、計算與通訊業務大中華區 高級主任工程師 摘要: 在電源芯片的數字控制方法中,經常引入延遲環節。在引入延遲環節后,分析電路響應的方法特別是定量計算會變得 ...
2024年10月28日 18:42   |  
延遲環節   burst控制方法   靜態工作點   等效仿真模型   瞬態響應  
實際案例說明用基于FPGA的原型來測試、驗證和確認IP——如何做到魚與熊掌兼得?

實際案例說明用基于FPGA的原型來測試、驗證和確認IP——如何做到魚與熊掌兼得?

作者:Philipp Jacobsohn,SmartDV首席應用工程師 Sunil Kumar,SmartDV FPGA設計總監 本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行 ...
2024年10月28日 18:36   |  
數字芯片設計   ASIC原型   SmartDV  

廠商推薦

  • Microchip視頻專區
  • 低端MOSFET驅動器培訓教程
  • 基于Microchip MCU的AI/ML培訓教程3
  • 基于Microchip MCU的AI/ML培訓教程2
  • 基于Microchip MCU的AI/ML培訓教程1
  • 貿澤電子(Mouser)專區

本周文章排行榜

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
返回頂部