国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

訪問SDRAM的低功耗優化設計方案

發布時間:2020-12-2 15:43    發布者:宇芯電子
關鍵詞: SDRAM
為了降低DSP外部SDRAM存儲系統的功耗,針對DSP訪問片外SDRAM的功耗來源特點,提出了基于總線利用率動態監測的讀寫歸并方案。該方案動態監測外部存儲器接口(EMIF')總線的利用率,根據總線利用率的不同選擇開放的頁策略,封閉的頁策略或休眠模式。

DSP有限的片內存儲器容量往往使得設計人員感到捉襟見肘,特別是在數字圖像處理、語音處理等應用場合,需要有高速大容量存儲空間的強力支持。因此需要外接存儲器來擴展DSP的存儲空間。

在基于DSP的嵌入式應用中,存儲器系統逐漸成為功耗的主要來源。優化存儲系統的功耗是嵌入式DSP極其重要的設計目標。本文主要以訪問外部SDRAM為例來說明降低外部存儲系統功耗的設計方法。

訪問SDRAM的低功耗優化設計方案
為更好的管理外部SDRAM,大部分嵌入式DSP片上集成和外部存儲器的接口EMIF,DSP的片內設備通過EMIF訪問和管理存儲器。由EMIF將對同一行的讀寫盡量歸并到一起進行,減少激活/關閉存儲體引起的附加功耗開銷。圖1為基于總線監測的讀寫歸并設計方案的框圖。

圖1基于總線監測的讀寫歸并方案


1)采用塊讀的方法取指令。加入簡化的指令Cache,將對SDRAM的讀程序讀操作按塊進行。只有在Cache錯過時,由Cache通過EMIF對SDRAM進行塊讀,每次讀16個字節。

2)加入寫后數據緩沖區(WPB),將數據總線上的請求發往WPB,由WPB對SDRAM進行塊寫、讀寫歸并。

3)動態監測EMIF總線的利用率,塊讀和讀寫歸并時采用開放的頁策略,當總線利用率較低時,采用封閉的頁策略,當總線利用率很低時,將SDRAM進入休眠模式。

本文地址:http://www.4huy16.com/thread-749535-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 電動兩輪車設計生態系統
  • Microchip第22屆中國技術精英年會——采訪篇
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表