国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

勇敢的芯伴你玩轉Altera FPGA連載85:FPGA片內RAM實例之RAM配置

發布時間:2018-7-17 22:21    發布者:rousong1989
勇敢的芯伴你玩轉Altera FPGA連載85FPGA片內RAM實例之RAM配置
特權同學,版權所有
配套例程和更多資料下載鏈接:
http://pan.baidu.com/s/1i5LMUUD
         在RAM的第一個配置頁面中(即“ParameterSettings à Widths/Blk Type/Clks”頁面),如圖所示進行配置,這里設置RAM的位寬為8bits,深度為32個words。其他設置如圖9.41使用默認設置。
圖9.41 RAMWidths/Blk Type/Clks配置頁面
         如圖9.42所示,第二個配置頁面(即“ParameterSettings à Regs/Clken/Byte Enable/Aclrs”頁面)勾選“’q’ output port”。
圖9.42 RAM Regs/Clken/Byt Enable/Aclrs配置頁面
         其他幾個頁面使用默認設置,最后我們在Summary頁面中,如圖9.43所示,確保勾選上ram_controller_inst.v文件的選項,該文件是這個IP核的例化模板。
圖9.43 RAMSummary配置頁面
         點擊“Finish”完成IP核的配置。
         如圖9.44所示,我們可以在文件夾“…/ip_core/ram”下查看生產的IP核相關源文件。
圖9.44 RAM IP源文件所在文件夾
         例化模板ram_controller_inst.v打開如圖9.45所示,復制到工程源碼中,對“(  )”內的“*_sig”信號接口更改并做好映射,就可以將其集成到我們的設計中。
圖9.45 RAM IP核例化模板
         如圖9.46代碼所示,在我們的設計中,我們將RAM的時鐘(clock)、地址(address)、寫入數據(data)、寫數據使能信號(wren)和讀出數據(q)分別映射連接。
圖9.46 RAM IP核在實際代碼中的例化

本文地址:http://www.4huy16.com/thread-542235-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 常見深度學習模型介紹及應用培訓教程
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會——采訪篇
  • 電動兩輪車設計生態系統
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表