|
勇敢的芯伴你玩轉(zhuǎn)Altera FPGA連載83:FPGA片內(nèi)RAM實(shí)例之功能概述 特權(quán)同學(xué),版權(quán)所有 配套例程和更多資料下載鏈接: http://pan.baidu.com/s/1i5LMUUD
該工程實(shí)例內(nèi)部系統(tǒng)功能框圖如圖9.37所示。我們通過(guò)IP核例化一個(gè)RAM,定時(shí)遍歷寫(xiě)入其所有地址的數(shù)據(jù),然后再遍歷讀出所有地址的數(shù)據(jù)。通過(guò)Quartus II中集成的在線邏輯分析儀SiganlTapII,我們可以觀察FPGA片內(nèi)RAM的讀寫(xiě)時(shí)序。
圖9.37 RAM實(shí)例功能框圖 本實(shí)例工程模塊層次如圖9.38所示。
圖9.38 RAM實(shí)例模塊層次 |