国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

FPGA實戰(zhàn)演練邏輯篇16:FPGA核心板電路設計架構

發(fā)布時間:2015-4-20 10:57    發(fā)布者:rousong1989
FPGA核心板電路設計架構
本文節(jié)選自特權同學的圖書《FPGA設計實戰(zhàn)演練(邏輯篇)》
配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt
核心板除了一顆昂貴的CycloneIII系列FPGA芯片外,電源、復位、時鐘、JTAG一個不能少。我們這可顆芯片的電源有三檔,即3.3V、2.5V和1.2V。3.3V是供給FPGA的I/O電壓,也是系統(tǒng)的其他外設芯片(如SDR SDRAM和SPI FLASH)的電源電壓;2.5V是供給JTAG電路和FPGA的PLL電源所需要的;1.2V則是FPGA的內(nèi)核電壓。使用的時鐘是25MHz,有人說這么低,不夠用的?非也,F(xiàn)PGA內(nèi)部的PLL就是專門負責管理時鐘的,它可以對外部輸入的25MHz時鐘進行倍頻或分頻,甚至非整數(shù)倍的倍頻或分頻也能夠辦到。JTAG是用于PC和FPGA連接的電路,PC上的Quartus II下載燒錄就是通過這個接口。核心板電路架構框圖如圖3.10所示。(特權同學,版權所有)
圖3.10 核心板電路架構框圖
另外,有兩顆存儲器,SPIFLASH用于FPGA器件的上電配置數(shù)據(jù)存儲,我們都知道FPGA是基于RAM結構的,下電后不能夠保存數(shù)據(jù),所以需要一顆非易失的FLASH用于存儲FPGA的配置數(shù)據(jù)。當FPGA上電后,它本身沒有可立即執(zhí)行的應用數(shù)據(jù),但是通過專有的SPI接口連接到SPI FLASH將數(shù)據(jù)搬運到RAM上后,F(xiàn)PGA就能夠運行起來了。SDR SDRAM是用于做擴展使用的,它既可以作為NIOS II處理器的RAM運行程序,也可以作為后續(xù)LCD等需要實時大數(shù)據(jù)量存儲的緩存應用。另外,上下兩個32PIN的連接器,分別引出23個I/O引腳,各種擴展板卡就通過他們做文章了。(特權同學,版權所有)
如圖3.11和圖3.12所示,我們可以先來認識一下核心電路板的各個重要元器件。(特權同學,版權所有)
圖3.11 核心電路板正面視圖
圖3.12 核心電路板背面視圖

本文地址:http://www.4huy16.com/thread-148085-1-1.html     【打印本頁】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內(nèi)容、版權和其它問題,我們將根據(jù)著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • Microchip第22屆中國技術精英年會上海首站開幕
  • Microchip第22屆中國技術精英年會——采訪篇
  • 電動兩輪車設計生態(tài)系統(tǒng)
  • 常見深度學習模型介紹及應用培訓教程
  • 貿(mào)澤電子(Mouser)專區(qū)
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表