|
FPGA入門:第一個工程實例之工程創建 書中代碼請訪問網盤:http://pan.baidu.com/s/1bndF0bt 雙擊電腦桌面上的Quartus II 12.0sp1 Web Edition (32-Bit)圖標,或者單擊開始à程序àAltera 12.0sp1 Build232àQuartusII 12.0SP1 Web EditionàQuartus II 12.0sp1 Web Edition,打開Quartus II軟件。Quartus II軟件主界面如圖5.18所示,第一次打開通常默認由菜單欄、工具欄、工程文件導航窗口、編譯流程窗口、主編輯窗口以及各種輸出打印窗口組成。
圖5.18 Quartus II軟件主界面 下面我們要新建一個工程,在這之前建議大家在硬盤中專門建議一個文件夾用于存儲我們的Quartus II工程,這個工程目錄的路徑名應該只有字母、數字和下劃線,不要包含中文和其他符號。在菜單欄上點擊FileàNew Project Wizard…,首先彈出了Introduction頁面,點擊Next進入Directory,Name,Top-LevelEntity頁面,如圖5.19所示。在該頁面中,需要選擇一個文件夾用于存儲后續工程生成的所有相關文件,如這里將本實例的工程存儲在了D盤的一個名叫ex0的文件夾下,“What is the name of this project?”下輸入工程名,“What is the name of the top-level design entity for this project?”下輸入工程頂層設計文件的名字。通常我們建議工程名和工程頂層文件保持一致,如這里統一命名ex0。
圖5.19 Directory,Name,Top-Level Entity頁面 接著點擊Next,Add Files通常需要選擇添加設計文件(Verilog或VHDL文件)到工程中來,因為我們是完全新建的工程,沒有任何預先可用的設計文件,所以不用選擇。接著點擊Next,進入Family & DeviceSetting頁面如圖5.20所示。該頁面主要是選擇元器件,我們在Family中選擇MAX II系列,Available device中選擇具體型號EPM240T100C5。接著再點擊Next進入下一個頁面。
圖5.20 Family & Device Setting頁面 如圖5.21所示,在EDA Tool Setting頁面中,可以設置工程各個開發環節中需要用到的第三方(Altera公司以外)EDA工具,我們只需要設置Simulation工具為ModelSim-Altera,Format為Verilog HDL即可,其他工具不涉及,因此都默認為
圖5.21 EDA Tool Setting頁面 完成這個頁面的配置后,我們可以點擊Next繼續進入下一頁面查看并核對前面設置的結果,也可以直接點擊Finish完成工程創建。 工程創建完成后,如圖5.22所示,在Project Navigator下出現了我們所選擇的器件以及頂層文件名,但是實際上此時我們并未創建工程的頂層設計文件,只不過給他命名為了ex0。我們若雙擊試圖打開ex0文件,系統馬上會彈出“Can’t find design entity “ex0””的錯誤提示。
圖5.22 新工程的Project Navigator 本文節選自特權同學的圖書《FPGA/CPLD邊練邊學——快速入門Verilog/VHDL》 書中代碼請訪問網盤:http://pan.baidu.com/s/1bndF0bt |