電子工程網(wǎng)
標(biāo)題: NXP i.MX8M Mini開(kāi)發(fā)板(4核 ARM Cortex-A53)軟硬件規(guī)格說(shuō)明書(shū)(下) [打印本頁(yè)]
作者: Tronlong-- 時(shí)間: 2024-7-9 12:55
標(biāo)題: NXP i.MX8M Mini開(kāi)發(fā)板(4核 ARM Cortex-A53)軟硬件規(guī)格說(shuō)明書(shū)(下)
片使用的I2C4總線在核心板內(nèi)部已設(shè)計(jì)上拉4.7K電阻至1.8V。
由于DS1340Z-33+芯片的I2C接口電平為3.3V,核心板I2C4接口電平為1.8V,兩者對(duì)接時(shí)需通過(guò)TXS0108EPWR電平轉(zhuǎn)換芯片進(jìn)行電平轉(zhuǎn)換,底板設(shè)計(jì)時(shí)建議將I2C4總線保留上拉2.2K電阻至3.3V電源。
圖 31
Watchdog接口
U15為外部硬件看門狗芯片,通過(guò)2.54mm間距排針引腳引出3pin配置引腳(J2),可通過(guò)跳線帽控制Watchdog的使能。
圖 32
圖 33
USB接口
CON8是USB 2.0 HOST接口,采用單層Type-A型連接器,CON9為USB 2.0 OTG接口,采用Micro USB連接器。
USB 2.0 HOST接口(USB2 HOST)
評(píng)估底板通過(guò)USB HUB芯片將USB2總線拓展為4路USB HOST總線,其中引出一路到USB 2.0 HOST接口。
圖 34
圖 35
USB 2.0 OTG接口(USB1 OTG)
USB 2.0 OTG接口由USB1總線引出。
圖 36
圖 37
設(shè)計(jì)注意事項(xiàng):
F22/USB1_VBUS/Z引腳電平范圍為0~3.3V,由于核心板內(nèi)部已串接30K電阻,底板設(shè)計(jì)時(shí)請(qǐng)參考評(píng)估底板通過(guò)串接1K電阻接至5V。
MIPI CAMERA接口
J4是MIPI CAMERA接口,采用30pin FFC連接器,間距0.5mm。
圖 38
圖 39
Ethernet接口
評(píng)估板包含1個(gè)USB2 ETH百兆網(wǎng)口和1個(gè)RGMII ETH千兆網(wǎng)口。
RGMII ETH千兆網(wǎng)口
i.MX 8M Mini內(nèi)部集成1個(gè)GMAC控制器,僅支持1路RGMII千兆網(wǎng)口。CON13為RGMII ETH千兆網(wǎng)口,RJ45連接器已內(nèi)置隔離變壓器。
圖 40
圖 41
設(shè)計(jì)注意事項(xiàng):
RGMII總線與收發(fā)器之間需串聯(lián)22R電阻。
模擬電源與數(shù)字電源通過(guò)磁珠隔離。1.2V電源方案需滿足500mA供電要求,且不能用于其他負(fù)載供電。
XI、XO引腳接入25MHz無(wú)源晶振。為便于晶振起振,XI、XO之間可增加并聯(lián)1MΩ電阻。如需使用25MHz有源晶振,可從XI引腳接入,XO引腳懸空處理。
KSZ9031RNXIA芯片要求在供電穩(wěn)定后,保持10ms后再拉高復(fù)位信號(hào)。推薦參考評(píng)估底板的復(fù)位電路方案。
USB2 ETH百兆網(wǎng)口
CON12為USB2 ETH百兆網(wǎng)口,采用RJ45連接器,已內(nèi)置隔離變壓器。
評(píng)估底板通過(guò)USB HUB芯片將USB2總線拓展為4路USB HOST總線,使用LAN9500AI芯片將其中一路擴(kuò)展為USB2 ETH百兆網(wǎng)口。
圖 42
圖 43
設(shè)計(jì)注意事項(xiàng):
XI、XO引腳接入25MHz無(wú)源晶振。為便于晶振起振,可將貼上R160電阻。如需使用25MHz有源晶振,可從XI引腳接入,XO引腳懸空處理。
MIPI顯示接口
J3為MIPI顯示屏接口,采用40pin FFC連接器,間距0.5mm。
J9為MIPI顯示屏的電容觸摸接口,采用6pin FFC連接器,間距0.5mm。
圖 45
LVDS顯示接口
CON17為MIPI-DSI通過(guò)外擴(kuò)芯片引出的單路8bit LVDS顯示接口,采用30pin雙排針,間距2.0mm,包含LVDS信號(hào)及供電電源。CON18為背光控制接口,采用6pin排針端子,間距2.54mm。J7為電阻觸摸屏接口,采用4pin排針,間距2.54mm。
圖 46
圖 47
設(shè)計(jì)注意事項(xiàng):
如需實(shí)現(xiàn)雙路8bit LVDS顯示,可將SN65DSI83(U41)替換為同系列pin to pin兼容的SN65DSI84,同時(shí)需修改軟件驅(qū)動(dòng)。
HDMI OUT接口
CON20為MIPI-DSI通過(guò)外擴(kuò)芯片引出HDMI OUT視頻輸出接口,支持1080P高清視頻輸出。
圖 48
圖 49
設(shè)計(jì)注意事項(xiàng):
SPI FLASH
評(píng)估底板板載1個(gè)SPI FLASH(U14)芯片,容量為8MByte。
圖 50
圖 51
4G模塊拓展接口
評(píng)估底板通過(guò)USB HUB芯片將USB2總線拓展為4路USB HOST總線,其中引出一路進(jìn)行4G模塊拓展。4G模塊拓展接口(CON11)采用Mini PCIe插槽座。
CON10為Micro SIM卡座,采用插卡自彈形式,不帶檢測(cè)引腳。
圖 52
圖 53
設(shè)計(jì)注意事項(xiàng):
WIFI模塊
評(píng)估底板通過(guò)USB HUB芯片將USB2總線拓展為4路USB HOST總線,其中引出一路進(jìn)行WIFI模塊拓展。板載的WIFI模塊(U23)采用郵票孔連接方式。
CON19為SMA接口,用于外接2.4G天線。
圖 54
圖 55
Audio接口
CON14為L(zhǎng)INE IN音頻輸入接口,CON15為L(zhǎng)INE OUT音頻輸出接口,均采用3.5mm音頻插座。
圖 56
圖 57
設(shè)計(jì)注意事項(xiàng):
AUDIO接口默認(rèn)使用CPU內(nèi)部時(shí)鐘,如需使用外部時(shí)鐘源,可將R191電阻空貼,貼上R190電阻。
PCIe SLOT接口
CON21為PCIe Gen2接口,采用x4插槽連接方式。單通道鏈路,最高通信速率5Gbps,默認(rèn)作為RC(Root Complex)模式使用。
圖 58
圖 59
設(shè)計(jì)注意事項(xiàng):
使用外部25MHz有源晶振輸入時(shí)鐘到CDCM61002芯片的XIN引腳,有源晶振的CE引腳需上拉10K電阻到VDDA_3V3_CLK,使能晶振時(shí)鐘輸出。
CDCM61002芯片倍頻輸出2路100MHz差分時(shí)鐘PCIE_REF_PAD_CLK和PCIE_REF_CLK。PCIE_REF_PAD_CLK作為i.MX 8M Mini參考時(shí)鐘使用;PCIE_REF_CLK輸出到PCle接口作為EP設(shè)備同源參考時(shí)鐘,請(qǐng)?jiān)赑Cle接口處放置100nF的AC耦合電容。
PCIE_TXN0/TXP0走線需靠近100nF的AC耦合電容。
FAN供電接口
J8為散熱器風(fēng)扇電源(FAN)接口,采用3pin排針端子方式,12V供電,間距2.54mm。
圖 60
圖 61
設(shè)計(jì)注意事項(xiàng):
風(fēng)扇電路及風(fēng)扇接口不支持調(diào)速功能,不建議使用PWM模式控制風(fēng)扇開(kāi)關(guān)電路。
拓展IO信號(hào)接口
J5通過(guò)IDC3簡(jiǎn)易牛角座引出FlexSPI、SAI、CLOCK、GPIO等拓展信號(hào),2x 25pin規(guī)格,間距2.54mm。
圖 62
圖 63
J6通過(guò)排針引出PDM、I2C、UART、GPIO等拓展信號(hào),2x 20pin規(guī)格,間距2.54mm。
圖 64
圖 65
設(shè)計(jì)注意事項(xiàng):
由于J5擴(kuò)展接口與BOOT_CFG存在IO復(fù)用的情況,如需使用請(qǐng)注意功能之間的相互影響,詳情可查閱“BOOT SET啟動(dòng)選擇撥碼開(kāi)關(guān)”章節(jié)說(shuō)明。
作者: vhyu 時(shí)間: 2025-5-22 14:51
一看就會(huì),一練就廢
| 歡迎光臨 電子工程網(wǎng) (http://www.4huy16.com/) |
Powered by Discuz! X3.4 |